* а




  1. В схемах, имеющих элементы с большим числом выводов одного функционального назначения, допускается сокращенное обозначение таких элементов (черт. 19).




Номер вывода

8

7

6

5

4

3

2

1

23

22

Метка вывода

АО

Al

А2

АЗ

А4

А5

Аб

А7

А8

А 9

Номер вывода

9

10

11

13

14

15

16

17


Метка вывода

DO

DI

D2

D3

D4

D5

D6

D7





Черт. 19

Примечания:

1, Записи выводов 13—17 и 13... 17 тождественны.

2. Таблицу (первый способ сокращенного обозначения элементов) следует помещать на поле схемы.



  1. В схемах с повторяющимися элементами допускается также применять пакетный метод сжатия информации, т. е. пакетное изображение УГО элементов и линий их связи.

    1. Пакет элементов — это группа однотипных элементов, изображенных в виде одного УГО. Пакет сигналов — это группа сигналов (логических связей элементов), изображенных одной ли­нией. Пакеты элементов и сигналов поясняют на схеме при помощи пакетов информации.Пакет информации — это краткое перечисление следую­щих данных:

идентификаторов сигналов (логических связей элементов);

конструктивных адресов элементов и сигналов;

координат элементов на схеме;

количество элементов или сигналов в пакете и т. д.

  1. Краткая запись пакета информации может быть представ­лена следующим образом:

0,1; 0,1; 0,1; 0,1= (0,1) 4 — последовательность 0,1 повторяется 4 раза;

0, 0, 0, 1, 1, 1 =3 (0,1) — каждый элемент указанной последова­тельности повторяется 3 раза подряд.

  1. Пакетное изображение информации применяют при одно­временном выполнении следующих условий:

однотипность элементов в группе;

однотипность входных и выходных сигналов элементов группы;

регулярность сигналов в каждом пакете, допускающая их удоб­ное перечисление.

  1. Внутри основного поля УГО пакета элементов помеща­ют:

в первых трех строках информацию — по ГОСТ 2.708;

в последующих строках информацию о пакете.

При недостатке места в основном поле информацию о пакете элементов допускается помещать на поле схемы. Например, спра­ва от УГО пакета элементов.

Пример УГО пакета элементов приведен на черт. 20.




33


2 Зак. 241

6

Обозначение



  1. ПРИМЕРЫ УГО ЭЛЕМЕНТОВ

    1. Примеры УГО элементов приведены в табл. 6—15 для сог­лашения положительной логики. Приведенные буквенные обоз­начения функций и меток выводов элементов являются обязатель­ными, за исключением альтернативных, приведенных в табл. 2 или в табл. 4 (в круглых скобках). При этом допускается не указывать порядковые номера в метках выводов при обозначении зависимос­ти.

Порядок расположения меток выводов (групп меток выводов — при их наличии) является рекомендуемым.

Указатели выводов элементов приведены в предпочтительной форме 1 табл. 3, однако допускается использовать все формы ука­зателей, приведенных в табл. 3.

  1. Примеры УГО логических элементов приведены в табл. 6.

Таблица 6

Наименование

  1. Элемент «НЕТ»

  2. Элемент ЗИ-НЕ

  3. Элемент 2И-НЕ с открытым кол­лекторным выходом н повышенной нагрузочной способностью

  4. Элемент ЗИЛИ-НЕТ

Б. Комбинированный элемент 2И- ИЛИ с инвертированным выходо

м



Продолжение табл. 6

Наименование

Обозначение

  1. Элемент 4И-НЕТ с открытым кол­лектором на выходе

  2. Элемент 2И-ИЛИ с инвертирован­ным выходом и расширительным вхо­дом

  3. Расширитель

  4. Элемент проверки четности или нечетности





& £

Э— 1





t

&

>7







&





IIIIIIII HI

. 2Л

EN- .

ODD' ’

EVEN

0 .

ODD

EVEN

7

Li_






  1. Примеры УГО приемопередающих элементов приведены в табл. 7.Четыре шинных усилителя с двухпо­роговым входом и выходом на три сос­тояния с общим вхо­дом разрешения третьего состояния

  2. Двунаправлен­ный шинный приемо­передатчик восьми­канальный

  3. Ш



    естиканальный буферный элемент с тремя состояниями и а выходе с сигна­лом разрешения по выходу

  1. Примеры УГО гистерезисных элементов приведены в табл. 8.

Н

Обозначение

аименование
  1. Инвертирующий усилитель с порогом Шмитта

  2. Триггер Шмитта с логическим элементом 4И на

  1. Примеры УГО преобразователей (дешифраторов) и коді?- рующих устройств (шифраторов) приведены в табл. 9.

Т а блица ®

Наименование

  1. Преобразователь двоично-десятичного кода в десятичный код

  2. Обозначение


  3. П

    ЗІН/ОСГ

    реобразователь с трех линий иа восемьПреобразователь двоичного кода в дво­ично-десятичный
  4. Преобразователь- усилитель двоичного кода в семисегментный

Примечание. До­пускается заменить строчные буквы про­писными: А, В, С, D, Е, Е, G

  1. Кодирующее устрой­ство приоритета (прио­ритетный шифратор) с 8 линий на 3 линии

(GS — «групповой сигнал»)

  1. Два дешифратора, принимающих двухраз­рядный код.

П

римечание. До­пускается обозначе­ние дешифраторов А и В, которые изобра­жаются в качестве групповой метки выхо­дов соответствующего дешифратора


  1. Преобразователь уровней ТТЛ в уровни

МОП

  1. Преобразователь уровней ЭСЛ в уровни ТТЛ

Примечание к пп. 7 и 8. Обозначение функции преобразова­теля сигналов */* мо­жет быть заменено обо­значением *//*, если необходимо указать на­личие гальванической связи между его вхо­дами и выходами


  1. П

    TCL/TTL

    римеры УГО мультиплексоров и демультиплексоров, а также коммутаторов цифровых и аналоговых сигналов приведены, в табл. 10.

Таблица 10=

Наимеиоваиие

  1. Мультиплексор иа 8 іходов со стробировани­ем

Примечание.

Вход стробирования

E

Обозначение


N
допускается обо­значать STiR






  1. Демультиплексор на В линий

  2. Мультиплексор че- ■“ырехканальный по два «входа каждый

  3. Мультиплексор двух- «анальиый по 4 входа нсаждый.

Примечание к пп. 3, 4. Прн обозна­чении каналов муль­типлексора не поряд­ковыми номерами (1, 2 и т. д.), а буквами А, В н т. д.) для уст­ранения неоднознач­ности понимания вхо­ду адреса данных при­сваивается метка «Вы- Дор»: SEL пли SE

Электронный ком­мутато

р

    1. Примеры УГО арифметических элементов приведены es табл. 11.

    Табл№ц.а Ik'

    Наименование

    1. Полный одно­разрядный сумма­тор

    2. Четырехразряд- нын сумматор-вычн- татель

    3. П

      Обозначение





      олный сумма­тор на 4 бита

    41. Четырехразряд­ное скоростное АЛУ

    1. Генератор уско­ренного переноса для АЛУ

    2. Четырехразряд- яый цифровой ком­паратор




    1. 5

      cow

      .8. Примеры УГО триггеров (бистабильных элементов) приве­дены в табл. 12.Два триггера с раздельным запуском (.RS-тнпа), одни с допол­нительным входом
    2. Два триггера задержки О-тнпа

    3. Шесть D-трнггеров с общими входами управления и сброса

    4. Триггер D-типа, запускаемый по фронту

    Т


    риггер
    JK-тнпа, запускаемый по фронту

    1. Универсальный //С-трнггер ®о структурой смастер-помощннк»

    1. Два /К-трнггера с общими входами управлении и сброса

    5

    .9. Примеры УГО моностабильных (мультивибраторов) и не­стабильных элементов приведены в табл. 13.

    Таблица 13

    Наименование

    Ж

    Обозначение


    дущий мультивибратор с
    перезапуском

    Продолжение табл. '13

    Наименование


    Обозначение


    2. Два генератора, управляемых напряжением, с указанием выводов питания

    (LOG питание цифровой час­ти элемента, OSC питание ана­логовой части элемента, FC уп­равление частотой)

    сх

    СЛ


    EN (ЕС) PNG


    IG <-5V(L0G) +5V(05C> QV(LOG) OV(OSC)


    5.10. Примеры УГО регистров и счетчиков приведены в табл. 14.


    Таблица 14


    Наименование


    Обозначение


    1. Сдвиговый 4- разрядный регистр с параллельными вхо­дами




























    Г-11



    >сг/1



    N5






    4 г1

    ИЛИ


    1,2J



    1,2К 3



    1,21]


    ——

    1,21 3


    -—



    SR&4



    о 0






    >24



    > 1 -*-/2 -*•



    R



    п Н



    1,411 .

    ИЛИ


    3,41)

    5,411



    5,4D



    2,41

    7


    3,41)




    1. Сдвиговый 4- разрядиый после­довательно-парал­лельный регистр с прямым и дополни­тельным кодом на выходе (Т/С '— вход переключения кода на выходах: прямой или дополнитель­ный; P/S вход, управляющий сое­динением разрядов регистров последо­вательно или парал­лельно)

    2. Сдвиговый 4- разрядный двунап­равленный универ­сальный регистр

    3. Универсальный 8-разрядный регистр

    С двиговый 8- разрядный регистр с двойным последо­вательным входом и параллельными вы­ходами

    1. С двиговый 8- разрядный универ­сальный регистр с последовательным и параллельными входами и выходами (A/S вход пере­ключения режимов: асинхронного или синхронного; ALD — вход разрешения па­раллельной записи информации в канал А)

    2. Сдвиговый 8- разрядный регистр с параллельной загрузкой

    S. Двоичный 14- разрядный счетчик со сквозным перено­сом

    А синхронный де­сятичный счетчик, состоящий из дели­телей на 2 н на 5 е параллельной заиисью

    1. 4-разрядный асинхронный деся­тичный счетчик, со­стоящий из делителей иа 2 и иа 5 с пред­варительной уста­новкой и синхронным сбросом

    2. Синхронный десятичный счетчик с параллельной за­грузкой

    3. Десятичный синхронный ревер­сивный счетчик