сообщения) теля (поиск конец- — ного Байта)
ПТ=1
/7Г=7
ПРР=1
ПВБ
ПВБ
СБТ0= =СБГ0+1
ПВХ ПБЗ
ок
00
Обход крейта:
= 7, если обходра грешен;
= О, если обход отключен Отключение обхода:
азгран.
НБ=1
ldu-ДО
Б0=№
ПРР=1
ЗВБ байтом ЗАП
СБТТПЗ
ПТ=0
ПАР-1
//5=7
Разгран.
ПРР=0
ПАР = 1
ПБЗ
Переход по условию, связанному сасинхрон- ным событием
Переход по условию, связанному с содержимым проходящего байта или с наличием проходящего байта
ОШ
=1. если поступило сообщение с командой отключить обход данного крейта: - О, указывает противоположное событие Контроль ошибки передачи сообщения:
= (если исловие нечетности байта (НБ) или условие четности сообщения (вчс) выполнены;
=0указывает противоположное событие
ЗВБ
байтом
ответа
ПАР-1 Синх=&
НБЦ
азгран
ПАР=1
ЗВБ байтом тшдания
„ ЗВБ бортом ожидания
пос-о
Черт. Б2
ПС=Й
вертикальные переходы соответствуют Выполнению указанного условия (да).
Горизонтальные переходы соответствуют невыполнению указанного условия (нет)
Бинх.=0
АП
БАЙТ
ВБО
Адрес принят (получение и
Выполнение команды):
=1, если заглавный байт командного сообщения содержал адрес данного крейта;
=0 указывает противоположное событие
Режим байтов:
=1 при побайтно-последователь - ном режиме или при последова - тельно-поразряоном режиме, если байт содержал правильные кадровые стартовый и стопо - Выйбиты:
-Оуказывает прошивало - ложное событие
Входной байт обнаружен
ПАР Проверка адреса разрешена (поиск заглавного Байта): =7, разрешает проверку на совпадение данного крейта с адресом следующего проходящего байта; =0 запрещает поиск заглавного байта
П53 Инициирование выхода Буфера задержки -
-посылка Байта из буфера, трехдайтовойзадержки
ПВБ Инициирование выходного буфера -
- посылка байта, содержащегося В Выходном буфере
ПВХ Инициирование Выхода ат Входа -
-посылка байта от Входа ПКК
ПОС Передачи ответного сообщения:
=(, если передается ответное сообщение;
= О указывает противоположное событие
ПРР Поиск разграничителя разрешен (поиск конечного
Байта.):
ПС
байта, — їщение и принимает байты „ Пробел
- 0запрещает поиск конечного байта
ВУБ Вертикальная четность сообщения: = 1, если правильная ;
= 0, если неправильная
ВУА Внутреннее устройство адресовано Н(30){А (0) ■&(/) +F(f7)+F((9) +F(23)J +
ДОС
ДТ
ЗАЛ
ЗВБ
ЗКР
КБ
кк
КП
НБ
ПТ
Прохождение сообщения:
=1, когда: а) проверка адреса, содержащегося В заг - лаВном байте, не выявила совпадения с адресам крейта; б) обход крейта включен и команды отключения обхода не поступило;
-О,когда имеет место противоположное событие шли при обнаружении разграничительного Байта после ПС -1) Посылка требования: •
=1, если передается сообщение о требовании обслуживания; _
= в указывает противоположное событие
Разгран. Любой байт, имеющий Н5=1 и бит 7=/
+ A(1)-F(0)}
Длина ответного сообщения
Длина сообщения-ожидаемая: длина по значениям битов Fкода и битов Ml, М2, содержащихся в командном сообщении
Запрос
Загрузка Выходного буфера
Загрузка командных регистров
Конечный Байт
Конечный байт Вместе с байт- 1
(конечный кадр)
Команда получена:
= 4 если Всё командное сообщение (до контрольного байта) получено ПМ: =0указывает противоположное сообщение
Нечетность байта :
байта;
= 0, если отсутствует нечетность байта
Ожидание Байт ожидания
РЗ
СБ
СБО
Разрешение трехбайтовой задержки: =(, если трехбайтовая задержка Введена; = 0указывает противоположное событие
Счетчик Байтов
Счетчик байтов ответного сообщения
СБТО Счетчик байтов сообщения о требовании обслуживания
СИНХ
смк
СРВ
ФР
Синхронизация (сооБщения): =4 если синхронизация достигнута; =О указывает противоположное событие Состояние магистрали крейта: =1, если магистраль крейта в автономном режиме работы;
=0. если магистраль крейта, в системном режиме работы
Счетчик разграничительных байтов
Формирование разрешено:
-(формируетсяответное сообщение в результате:
а) цикла магистрали ветви,
5) ошибки В передаче;
в) смк=1 и ВУА
F8,Ff6 Биты в и (6 поля „ Функция ” (в3-м байте командного сообщения)
N Номер станции
Задается в командном сообщении для данного ПКК
О-разъен
Структурная схема унифицированного последовательного контроллера крейта типа L2
Диффиринищальные приемники Логические формирователи
Потзрядно-гяаіеЫате^мічііі Unnnftnpuup
Тактовый сигнал
ірядно-поаіеМаіпмьньЎ Г* ПвЬайточтеМаплыій^,
7
Данные
т
Да иные
Побайтно - последователь - ные данные (задержано)
Элемент передней панели Входной Л -разъем
Байтовый тактовый сигнал —
- - 1 Побайтно-последовательный
Разрешено
SSL %
Син». Вартої
£
Внутренний повтор
К ПК К
Питание
в
в
t
(буфер задержки содержит Задержка Збайта ожидания)
Байтовый тактовый сигнал
выходной байтовый тактовый сигнал
такты' 13,5,7,
Ю0МС1 атклл
Байтовый такт
Источники тока смещения
Синхро- генератор
байтовый такт
CRR (ошибка).
100 не.
'задержка обхода
псз-
-разъем
режимом бит)байт
ІТріяпзшпп} полнительного бі&иоу-к™тоаллера
Нет Вертикальной четности
тока С»жщл- нилаж L-линий
Задержанная Ti5_ пос^доват битов выходной битовый тактовый сигнал
Разграмичитель _
КонтррбпББ занят ■“
Байтовый такт — Питание
[Контроллер занят
Чет нечетности байта ба йтовый тактовь ш сигнал
Передача требования
Занят
К входу байтовый тактовый сигнал следую- —-—•— щегол/и
Закята *-3cuffiLna
> і і оаит — Пипжл ожидания, ®иё«4
Разграничитель Контроллер зажин
Запуск 23 таи- мера
■^29
■ ► Кинта
Питание Включено
Проверка Проверка боулпВ^і Верпжапяа четности
т Чет f Чет нечетности вертикальной четности ба и та Г
******* Логическая задержка Синхронизатор байтов пАп/пакте теоЪразова- *а тельного 'овательный
Восстановитель ширины тактовых импульсов
Выходной битовый тактовый сигнол= пг ч. Входному битовому тактовому сипсауї
боваиия
реж им ом
бит/байт
мят . -
Автвноыньш.
Ошибка. .
Чтение .
Управление.
Запись
Синх.аобшртгя байтовый тахл^
‘Ш 'П5
Синхронизацияj—.—
байтов о
Передача. _J
требова ния
Контроллер занят | СинхролсаАцвёю] Синхрон- байтпБ[
Последовательность битов
задержана ■——
/1/00000
Дешифоа -
торбайта
Байт ожидания
(конечный)
Равгранмительный
. бит 7
Занят*—«
Обход ■
Т/5 а
Бз йтовь /й такта -
Оь-С сигнал —■
7v -севключ
Ст*:: гчение
ктыьЗ,
Контроллер занят —
Разграничитель
байт ожидания (конечный)
Разрешено
[ Выходной байтовый такт
Тактовый сигнал
Я-разъем Балансные передатчики
Байтовый
такт
выход послед.
ялов дан- ных
Сдвиг
Загрузки
Байт в. данных п
выходной
Вайтовыи
такт
вызван
— бито-
вый
такт
Контроллер
сообщения
1 -
[Сигналы SSL
₽ *15 байт ожидая
коммутирован-, 6 _ , 7
ныеЗЯ * г 2
Адрес крейта
Выходная последова - тельность байтов
8
'Оператор
< н- нечетности
байта
НІЧ jC/2)
Выходной мультиплексор
lfiSp,iHHbie
'Элемент передней панели') . Выходной Б-разъем J
/11000Р(байт ожідщ 'ноя/конечный) Я (ГМатзадег- ка)^тгГЙ
мТв^зашт
>Т/5 “
ssi ма
[байтовый
Отклонение
Питание
Разрешений
(Запрет)
Синх. байтов
Отклонение
Передана требования
5KJ
Байтовый та кт
Обход
Л7/
За де рік на
Контроллер занят ■
Первый разграничитель [ p-g-
Гниуппипт пня впита а
SWIZ-^
А дрес крейта
Синхронизация байта
Задержки нет
SW13’
( Разрешение)
SM0-& f
А(0)
А (12)
А(0)-+
Синх.
“инк. байтов
нза-*>
Синх..
-+-N(h
рагпор
— S0
/loom
каналО
Дешиф-
ротор
адреса
Триг-
Строб /
RTH18
Р^лж ен генерировать В, S2
Р/ЫЗ
Обозначения
Питание Включено
Схема задер-
Дешиф - ратор
1иимс задержка отключе-
Регистр состоя-
управ ние
Ожидание заглавного байта.
Байт данных
Регистры чтение/запись
Адресация мультиплексора
Мультиплексор
Синх, сообщения
Чтение запросов (LAM)
Байтовый тактовый
сигнал
плек- соо
ЧтениейАМ Чтение PC Повт. чтение
Чтение Повт. чтвшё
Занят Затю£*
Ожидание загл байта Крейт адресован
Сигналы нашими А после декодирования поля SA
Синхронизатор < для операций на магистрали крейта
Пет нечетности байта
Разграничитель. Задержки нет Ожидание загл. Вайта.
Наличие запроса.
& [Розгра-
Іяичи- 1 тель
Сигналы но шини F после декодирования
R19-R21
L19-L2H L
откло нения
Разграничитель
Чет нечетности бай то.
Байтовый такт